

# 7. Cyclone IV 器件中的外部存储器接口

CYIV-51007-2.2

本章节介绍了 Cyclone® IV 器件的存储器接口管脚的支持以及外部存储器接口的特性。

除了大量供应的片上存储器, Cyclone IV 器件可以很容易地与各种外部存储器件建立 连接, 其中包括 DDR2 SDRAM、DDR SDRAM 和 QDR II SRAM。外部存储器件是各种图像处 理、存储、通信以及通用嵌入式应用的一个重要的系统组件。

Altera 建议使用 Altera® ALTMEMPHY 宏功能来构建所有的 DDR2 或者 DDR SDRAM 外部存储 器。通过将 Altera DDR2 或者 DDR SDRAM 存储控制器、第三方控制器或者定制控制器 用于特定的应用需要,可以实现控制器功能。Cyclone IV 器件在电气方面提供了对 QDR II 接口的支持,但是对于 QDR II 接口, Altera 没有提供控制器或者物理层 (PHY) 宏功能。

本章节含盖以下两部分内容:

- Cyclone IV 器件的存储器接口管脚支持(第7-2页)
- Cyclone IV 器件存储器接口特性(第7-12页)

★ 欲了解所支持的最大时钟速率、器件与管脚规划、IP 实现以及器件端接的详细信息, 请参阅 External Memory Interface Handbook。

© 2010 Altera Corporation. All rights reserved. ALTERA, ARRIA, CYCLONE, HARDCOPY, MAX, MEGACORE, NIOS, QUARTUS and STRATIX words and logos are trademarks of Altera Corporation and registered in the U.S. Patent and Trademark Office and in other countries. All other words and logos identified as trademarks or service marks are the property of their respective holders as described at www.altera.com/common/legal.html. Altera warrants performance of its semiconductor products to current specifications in accordance with Altera's standard warranty, but reserves the right to make changes to any products and services at any time without notice. Altera assumes no responsibility or liability arising out of the application or use of any information, product, or service described herein except as expressly agreed to in writing by Altera. Altera customers are advised to obtain the latest version of device specifications before relying on any published information and before placing orders for products or services.





图 7-1 显示了 Cvclone IV 器件中的一个典型的外部存储器接口的数据路径结构图。

#### 图 7-1. Cyclone IV 器件中的外部存储器数据路径 (1)



#### 图 7-1 注释:

(1) 图中所示的所有时钟均为全局时钟。

**\*\*** 欲了解关于实现完整的外部存储器接口的详细信息,请参阅 External Memory Interface Handbook。

## Cyclone IV 器件的存储器接口管脚支持

Cyclone IV 器件通过使用数据 (DQ) 管脚、数据选通 (DQS) 管脚、时钟管脚、命令管脚以及地址管脚,来与外部存储器进行接口连接。有些存储器接口使用数据屏蔽 (DM) 管脚或者字节写选择 (BWS#) 管脚,以使能数据屏蔽功能。 这一部分介绍了 Cyclone IV 器件如何支持所有这些不同的管脚。

## 数据与数据时钟 / 选通管脚

在 Cyclone IV 器件中用于外部存储器接口的数据管脚中,用于写数据的管脚称为 D,读数据的管脚称为 Q,共享读写数据的管脚称为 DQ。读数据选通或者读时钟称为 DQS 管脚。Cyclone IV 器件支持双向数据选通以及单向读取时钟。根据外部存储器标准,DQ和DQS均为双向信号(在DDR2和DDR SDRAM中)或者均为单向信号(在QDR II SRAM中)。需将双向 DQ 数据信号连接到同一 Cyclone IV 器件的 DQ 管脚。对于单向 D 或者 Q 信号,需要将读数据信号连接到一组 DQ 管脚,并将写数据信号连接到另一组不同的 DQ 管脚。

在 QDR II SRAM 中, 必须将 Q 读数据组管脚布局在与 D 写数据组、命令或者地址管脚不同的 V<sub>RFF</sub> 块位置。

在 Cyclone IV 器件中, DOS 管脚仅在写模式期间用于 DDR2 和 DDR SDRAM 接口中。 Cyclone IV 器件将忽略作为读数据选通信号的 DOS, 因为 PHY 内部生成了用于读模式 的读取捕捉时钟。然而,您必须将 DOS 管脚连接到 DDR2 和 DDR SDRAM 接口中的 DOS 信 号,或者连接到 QDR II SRAM 接口中的 co 信号。

- Cyclone IV 器件不支持差分选通管脚,这是 DDR2 SDRAM 器件中的一个可选功能。
- '\_\_\_ 当使用 Altera Memory Controller MegaCore® 功能时,PHY 将被例化。欲了解关于存储 器接口数据路径的详细信息,请参阅 External Memory Interface Handbook。
- ALTMEMPHY 是一个自校准的宏功能,这个模块得到了增强使其简化了不同存储器接口中 读数据路径的实现。ALTMEMPHY 的自校准功能在工艺、电压和温度 (PVT) 变化范围内对 时钟相位及频率进行优化,从而实现了易于使用的特性。通过使用 ALTMEMPHY 宏功 能,可以节省 Cyclone IV 器件中的全局时钟资源(因为 DQS 被忽略来实现读捕捉)。 重同步的问题不会出现,因为不会发生从存储器域时钟(pos)到系统域的数据传输( 该数据传输用于捕捉数据 DO)。

Cyclone IV 器件中所有的 I/O 块均对 DQ 和 DQS 信号提供了 ×8、×9、×16、×18、 ×32 和×36 的 DO-bus 模式, 但不包括 Cyclone IV GX 器件(其不支持左侧的 I/0 块 接口)。DDR2 和 DDR SDRAM 接口使用 ×8 模式的 DQS 组,无需考虑接口带宽。对于一 个更宽的接口,通过使用多个 ×8 的 DQ 组来达到所需的宽度要求。

在 ×9、 ×18 和 ×36 模式中, 一对互补的 DQS 管脚 (CQ 和 CQ#) 分别驱动组中 9、 18 或者 36 个 DQ 管脚,以支持一个、两个或者四个奇偶校验位以及相应的数据位。×9、 ×18 和×36 模式支持 QDR II 存储器接口。 CQ# 是一个反向的读时钟信号,连接到补 充数据选通 (DQS 或 CQ#) 管脚。 如果 DQ 管脚未用作存储器接口信号,则可用作普通的 用户 I/0 管脚。

🦜 - 欲了解运行在≥2.97 Gbps数据速率上的Cyclone IV收发器中的未支持的DQS和DQ组的详 细信息, 请参阅 Cyclone IV Device Family Pin Connection Guidelines。

Cyclone IV 器件手册, Altera 公司 2010 年 12 月 卷1

表 7-1 列出了 Cyclone IV GX 器件的每一侧上所支持的 DQS 或 DQ 组的数量。

表 7-1. Cyclone IV GX 器件每侧上所支持的 DQS 和 DQ 总线模式 (1)

| 器件                     | 封装                         | 在器件中的位置 | ×8组<br>数 | ×9组<br>数 | ×16组<br>数 | ×18 组<br>数 | ×32 组<br>数 | ×36 组<br>数 |
|------------------------|----------------------------|---------|----------|----------|-----------|------------|------------|------------|
| ED4CCV1F               |                            | 右侧      | 1        | 0        | 0         | 0          | _          |            |
|                        | 148-pin QFN                | 顶端 (2)  | 1        | 0        | 0         | 0          | —          |            |
|                        |                            | 底部 (3)  | 1        | 0        | 0         | 0          | _          |            |
| EP4CGX15               |                            | 右侧      | 1        | 0        | 0         | 0          | —          |            |
|                        | 169-pin FBGA               | 顶端 (2)  | 1        | 0        | 0         | 0          | _          |            |
|                        |                            | 底部 (3)  | 1        | 0        | 0         | 0          | _          |            |
|                        |                            | 右侧      | 1        | 0        | 0         | 0          | —          |            |
|                        | 169-pin FBGA               | 顶端 (2)  | 1        | 0        | 0         | 0          | _          |            |
|                        |                            | 底部 (3)  | 1        | 0        | 0         | 0          | _          |            |
| EP4CGX22               |                            | 右侧      | 2        | 2        | 1         | 1          | _          |            |
| EP4CGX22<br>EP4CGX30   | 324-pin FBGA               | 顶端      | 2        | 2        | 1         | 1          | —          |            |
| EF4CGA30               |                            | 底部      | 2        | 2        | 1         | 1          | _          |            |
|                        | 484-pin FBGA <i>(4)</i> 顶端 | 右侧      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 顶端      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 4       | 2        | 2        | 2         | 1          | 1          |            |
|                        | 484-pin FBGA               | 右侧      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 顶端      | 4        | 2        | 2         | 2          | 1          | 1          |
| EP4CGX50<br>EP4CGX75   |                            | 底部      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        | 672-pin FBGA               | 右侧      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 顶端      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 底部      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        | 484-pin FBGA               | 右侧      | 4        | 2        | 2         | 2          | 1          | 1          |
| EP4CGX110<br>EP4CGX150 |                            | 顶端      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 底部      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        | 672-pin FBGA               | 右侧      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 顶端      | 4        | 2        | 2         | 2          | 1          | 1          |
| EI 400V190             |                            | 底部      | 4        | 2        | 2         | 2          | 1          | 1          |
|                        | 896-pin FBGA               | 右侧      | 6        | 2        | 2         | 2          | 1          | 1          |
|                        |                            | 顶端      | 6        | 2        | 3         | 3          | 1          | 1          |
|                        |                            | 底部      | 6        | 2        | 3         | 3          | 1          | 1          |

#### 表 7-1 注释:

- (1) 仍然是初步的 DQS/DQ 组数。
- (2) 有些 DQ 管脚可用作 RUP 和 RDN 管脚。如果使用这些管脚作为 OCT 校准的 RUP 和 RDN 管脚,则不能使用这些组。
- (3) 有些 DQ 管脚可用作 RUP 管脚,而有些 DM 管脚可用作 RDN 管脚。如果使用这些管脚作为 OCT 校准的 RUP 和 RDN 管脚,则不能使用这些组。
- (4) 仅适用于 EP4CGX30 器件。

表 7-2 列出了 Cyclone IV E 器件的每一侧上所支持的 DQS 或 DQ 组的数量。

表 7-2. Cyclone IV E 器件每侧上所支持的 DQS 和 DQ 总线模式 (1) (1/2)

| 器件      | 封装           | 在器件上的位置                       | ×8 组数 | ×9 组数 | ×16 组<br>数 | ×18 组<br>数 | ×32 组<br>数 | ×36 组<br>数 |
|---------|--------------|-------------------------------|-------|-------|------------|------------|------------|------------|
|         |              | 左侧                            | 0     | 0     | 0          | 0          | _          |            |
|         | 144          | 右侧                            | 0     | 0     | 0          | 0          | _          |            |
|         | 144-pin EQFP | 底部 (2), (4)                   | 1     | 0     | 0          | 0          | _          |            |
|         |              | 顶端 <i>(2)<sup>,</sup> (5)</i> | 1     | 0     | 0          | 0          | _          |            |
|         |              | 左侧 (2)                        | 1     | 1     | 0          | 0          | _          |            |
| EP4CE6  | 256-pin UBGA | 右侧 (3)                        | 1     | 1     | 0          | 0          | _          |            |
| EP4CE10 | 250-pin UDGA | 底部                            | 2     | 2     | 1          | 1          | _          |            |
|         |              | 顶端                            | 2     | 2     | 1          | 1          | _          |            |
|         |              | 左侧 (2)                        | 1     | 1     | 0          | 0          | _          | _          |
|         | OEC : EDCA   | 右侧 (3)                        | 1     | 1     | 0          | 0          | _          | _          |
|         | 256-pin FBGA | 底部                            | 2     | 2     | 1          | 1          | _          | _          |
|         |              | 顶端                            | 2     | 2     | 1          | 1          | _          | _          |
|         |              | 左侧                            | 0     | 0     | 0          | 0          | _          | _          |
|         | 144 ' DODD   | 右侧                            | 0     | 0     | 0          | 0          | _          | _          |
|         | 144-pin EQFP | 底部 (2), (4)                   | 1     | 0     | 0          | 0          | _          | _          |
|         |              | 顶端 (2), (5)                   | 1     | 0     | 0          | 0          | _          | _          |
|         |              | 左侧                            | 0     | 0     | 0          | 0          | _          | _          |
|         | 104 : 1004   | 右侧                            | 0     | 0     | 0          | 0          | _          | _          |
|         | 164-pin MBGA | 底部 (2), (4)                   | 1     | 0     | 0          | 0          | _          | _          |
| EP4CE15 |              | 顶端 (2), (5)                   | 1     | 0     | 0          | 0          | _          | _          |
|         | 256-pin UBGA | 左侧 (2)                        | 1     | 1     | 0          | 0          | _          | _          |
|         |              | 右侧 (3)                        | 1     | 1     | 0          | 0          | _          |            |
|         |              | 底部                            | 2     | 2     | 1          | 1          | _          |            |
|         |              | 顶端                            | 2     | 2     | 1          | 1          | _          |            |
|         |              | 左侧 (2)                        | 1     | 1     | 0          | 0          | _          |            |
|         | 256-pin FBGA | 右侧 (3)                        | 1     | 1     | 0          | 0          | _          |            |
|         |              | 底部                            | 2     | 2     | 1          | 1          | _          | _          |
|         |              | 顶端                            | 2     | 2     | 1          | 1          | _          |            |
|         |              | 左侧                            | 4     | 4     | 2          | 2          | 1          | 1          |
|         | 104 1 7721   | 右侧                            | 4     | 4     | 2          | 2          | 1          | 1          |
|         | 484-pin FBGA | 底部                            | 4     | 4     | 2          | 2          | 1          | 1          |
|         |              | 顶端                            | 4     | 4     | 2          | 2          | 1          | 1          |

表 7-2. Cyclone IV E 器件每侧上所支持的 DQS 和 DQ 总线模式 (1) (2/2)

| 器件       | 封装           | 在器件上的位置                    | ×8 组数 | ×9 组数 | ×16 组<br>数 | ×18 组<br>数 | ×32 组<br>数 | ×36 组<br>数 |
|----------|--------------|----------------------------|-------|-------|------------|------------|------------|------------|
|          |              | 左侧                         | 0     | 0     | 0          | 0          | _          | _          |
|          | 144-pin EQFP | 右侧                         | 0     | 0     | 0          | 0          | _          | _          |
|          | 144-pin eyrr | 底部 (2), (4)                | 1     | 0     | 0          | 0          | _          | _          |
|          |              | 顶端 <i>(2)</i> , <i>(5)</i> | 1     | 0     | 0          | 0          | _          | _          |
|          |              | 左侧 (2)                     | 1     | 1     | 0          | 0          | _          | _          |
| EP4CE22  | OEG min UDCA | 右侧 (3)                     | 1     | 1     | 0          | 0          | _          | _          |
| EF4CE22  | 256-pin UBGA | 底部                         | 2     | 2     | 1          | 1          | _          | _          |
|          |              | 顶端                         | 2     | 2     | 1          | 1          | _          | _          |
|          |              | 左侧 (2)                     | 1     | 1     | 0          | 0          | _          | _          |
|          | OFC FDCA     | 右侧 (3)                     | 1     | 1     | 0          | 0          | _          | _          |
|          | 256-pin FBGA | 底部                         | 2     | 2     | 1          | 1          | _          | _          |
|          |              | 顶端                         | 2     | 2     | 1          | 1          | _          | _          |
|          |              | 左侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          | 404 : DDC4   | 右侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          | 484-pin FBGA | 底部                         | 4     | 4     | 2          | 2          | 1          | 1          |
| EP4CE30  |              | 顶端                         | 4     | 4     | 2          | 2          | 1          | 1          |
| EP4CE115 |              | 左侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          | 780-pin FBGA | 右侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          |              | 底部                         | 6     | 6     | 2          | 2          | 1          | 1          |
|          |              | 顶端                         | 6     | 6     | 2          | 2          | 1          | 1          |
|          | 484-pin UBGA | 左侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          |              | 右侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          |              | 底部                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          |              | 顶端                         | 4     | 4     | 2          | 2          | 1          | 1          |
| EP4CE40  | 484-pin FBGA | 左侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          |              | 右侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
| EP4CE55  |              | 底部                         | 4     | 4     | 2          | 2          | 1          | 1          |
| EP4CE75  |              | 顶端                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          |              | 左侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          | 700 -: PDCA  | 右侧                         | 4     | 4     | 2          | 2          | 1          | 1          |
|          | 780-pin FBGA | 底部                         | 6     | 6     | 2          | 2          | 1          | 1          |
|          |              | 顶端                         | 6     | 6     | 2          | 2          | 1          | 1          |

### 表 7-2 注释:

- (1) 仍然是初步的 DQS/DQ 组数。
- (2) 有些 DQ 管脚可用作 RUP 和 RDN 管脚。如果使用这些管脚作为 OCT 校准的 RUP 和 RDN 管脚,则不能使用这些组。
- (3) 有些 DQ 管脚可用作 RUP 管脚,而有些 DM 管脚可用作 RDN 管脚。如果使用这些管脚作为 OCT 校准的 RUP 和 RDN 管脚,则不能使用这些组。
- (4) 没有这些组的 DM 管脚支持。
- (5) PLLCLKOUT3n 与 PLLCLKOUT3p 管脚共享于 DQ 或者 DM 管脚,以获得 ×8 DQ 组。若正在使用 PLLCLKOUT3n 和 PLLCLKOUT3p 管脚,则不能使用这些组。



\*~~ 欲了解关于器件封装概要的详细信息,请参阅 Device Packaging Specifications 页 面。

DQS管脚在Cyclone IV管脚列表中列出,表示为 DQSXY,其中x表示DQS所属组的编号,Y 表示该组位于器件的顶端(T)、底部(B)、还是右侧(R)。同样,相应的DQ管脚标识为 DQXY, 其中 X表示 DQ 组数, Y表示该组位于器件的顶端(T)、底部(B)、还是右侧(R)。举 例说明, DOS2T表明一个属于组2的DOS管脚,并位于器件的顶端。同样,属于该组 的 DQ 管脚被表示为 DQ2T。

正如Cyclone IV管脚列表中所定义的那样,每一个DQ组都与它对应的DQS管脚相关联。 例如:

- 对于DDR2或者DDR SDRAM, ×8 DQ组的DQ3B[7..0]管脚与DQS3B管脚相关联(相同 的 3B 组指数)
- 对于QDR II SRAM, ×9 Q读数据组DQ3T[8..0]管脚与DQS0T/CQ0T和DQS1T/CQ0T# 管脚相关联(相同的 0T 组指数)

如果一个 DQ 组没有使用它相应的 DQS 进行正确的布局,那么 Quartus® II 软件会发出 一个错误信息。

Altera 公司 2010 年 12 月 Cyclone IV 器件手册, 卷1

图 7-2显示了 Cyclone IV GX I/0 块中 DQS、DQ 或者 CQ# 管脚的位置及编码。

图 7-2. Cyclone IV GX I/O 块中的 DQS、CQ 或者 CQ# 管脚 (1)



### 图 7-2 注释:

(1) 图中 DQS、CQ 或者 CQ# 管脚位置适用于 Cyclone IV GX 器件的所有封装,但不包括 148-pin QFP、169-pin FBGA 和 324-pin FBGA 中的器件。

图 7-3 只显示了 324-pin FBGA 封装中 Cyclone IV GX 器件 I/O 块中的 DQS、DQ 或者 CQ#管脚的位置及编码。

图 7-3. 324-pin FBGA 封装中 Cyclone IV GX 器件 I/O 块中的 DQS、DQ 或者 CQ# 管脚



图 7-4显示了 148-pin QFP 和 169-pin FBGA 封装中 Cyclone IV GX 器件的 I/O 块中的 DQS、DQ或者 CQ#管脚的位置及编码。

图 7-4. 148-pin QFP 和 169-pin FBGA 封装中 Cyclone IV GX 器件的 I/O 块中的 DQS、 DQ 或者 CQ# 管脚



Cyclone IV 器件手册, Altera 公司 2010 年 12 月

图 7-5显示了Cyclone IV E器件 I/O 块中的 DQS、DQ 或者 CQ#管脚的位置及编码。

### 图 7-5. Cyclone IV E 器件 I/O 块中的 DQS、DQ 或者 CQ# 管脚 (1)



### 图 7-5 注释:

(1) 图中 DQS、CQ 或者 CQ# 管脚位置适用于 Cyclone IV E 器件的所有封装,但不包括 144-pin EQFP 中的器件。

图 7-6 显示了 144-pin EQFP 和 164-pin MBGA 封装中 Cyclone IV E 器件 I/O 块中的 DQS、DQ或者 CQ#管脚的位置及编码。

图 7-6. 144-pin EQFP 和 164-pin MBGA 封装中 Cyclone IV E 器件 I/O 块中的 DQS、 DQ 或者 CQ# 管脚



在 Cyclone IV 器件中, ×9 模式使用与 ×8 模式相同的 DO 和 DOS 管脚, 以及一个额外 的 DQ 管脚 (在 $\times 8$  模式中用作普通的 I/O 管脚)。 $\times 18$  模式使用与 $\times 16$  模式相同的 DO和DOS管脚,以及两个额外的 DO管脚(在×16模式中用作普通的I/0管脚)。同样, ×36 模式使用与×32 模式相同的 DQ 和 DQS 管脚,以及四个额外的 DQ 管脚 (在×32 模式中用作普通的 I/0 管脚)。 如果存储器接口管脚未用作 DQ 或者 DQS 管脚,则可用 作普通的 I/0 管脚。

## 可选的奇偶校验管脚、DM管脚和错误纠正编码管脚

Cyclone IV 支持×9、×18 和×36 模式下的奇偶校验。一个奇偶校验位可用于数据管 脚的每八位。在 Cyclone IV 器件中,您可以将任意的 DQ 管脚用于奇偶校验,因为处 理及配置奇偶校验管脚的方式与 DQ 管脚相类似。

仅在写入 DDR2 和 DDR SDRAM 器件时,需要 DM 管脚。QDR II SRAM 器件通过使用 BWS# 信号来选择写入到存储器中的字节。DM 或者 BWS#管脚上的一个低电平信号表明写操作 是有效的。 将 DM 或者 BWS# 管脚驱动到高电平会导致存储器对 DQ 信号进行屏蔽。每一 组 DQS 和 DQ 信号都有一个 DM 管脚。同 DQ 输出信号类似,DM 信号被偏移 -90° 的时 钟锁定。

Altera 公司 2010 年 12 月 Cyclone IV 器件手册, 卷1

在 Cyclone IV 器件中的器件管脚文件中进行 DM 管脚的预分配。Quartus II Fitter 同 等对待 DQS 组中的 DQ 和 DM 管脚,以达到布局的目的。推荐使用 Cyclone IV 器件管脚 文件中预分配的 DQ 和 DM 管脚。

一些 DDR2 SDRAM 和 DDR SDRAM 器件支持错误纠正编码 (ECC) 功能,它一种在数据传输 中检测错误并自动纠正错误的方法。在 72-bit DDR2 或 DDR SDRAM 中有 8 个 ECC 管脚 和 64 个数据管脚。将 DDR2 和 DDR SDRAM ECC 管脚连接到 Cyclone IV 器件中单独的 DOS 或者 DO组。存储控制器需要额外的逻辑对 ECC 数据进行编码和解码。

### 地址和控制 / 命令管脚

地址信号和控制/命令信号通常以同一数据速率发送。您可以使用 Cyclone IV 器件 I/O 块上的任意用户 I/O 管脚来生成存储器件的地址和控制 / 命令信号。



Cvclone IV 器件不支持突发长度为 2 的 QDR II SRAM。

### 存储器时钟管脚

在 DDR2 和 DDR SDRAM 存储器接口中,存储器时钟信号 (CK 和 CK#) 用于捕捉地址信号 和控制/命令信号。同样, QDR II SRAM 器件使用写时钟 (K和 K#)来捕捉地址和命令 信号。生成的 CK/CK# 和 K/K# 信号通过使用 Cyclone IV 器件中的 DDIO 寄存器来对写 数据选通进行模仿 (resemble)。



🕳 欲了解关于存储器时钟管脚布局的详细信息, 请参阅*外部存储器接口手册*的 Volume 2: Device, Pin, and Board Layout Guidelines.

## Cvclone IV 器件存储器接口特性

这一部分对 Cyclone IV 存储器接口作了详尽介绍, 其中包括 DDR 输入寄存器、DDR 输 出寄存器、OCT和锁相环 (PLL)。

## DDR 输入寄存器

DDR 输入寄存器是通过使用每个 DQ 管脚的三个内部逻辑单元 (LE) 来实现的。这些 LE 寄存器位于与 DDR 输入管脚相邻的逻辑阵列模块 (LAB) 当中。

图 7-7显示了Cyclone IV DDR 输入寄存器。

### 图 7-7. Cyclone IV DDR 输入寄存器



这些 DDR 输入寄存器在器件的内核中实现。DDR 数据首先提供给两个寄存器:输入寄存 器 A<sub>T</sub> 和输入寄存器 B<sub>T</sub>。

- 输入寄存器 A<sub>I</sub> 捕捉出现在时钟上升沿上的 DDR 数据。
- 输入寄存器 B<sub>T</sub> 捕捉出现在时钟下降沿上的 DDR 数据。
- 寄存器 C<sub>I</sub> 与系统时钟同步前,与数据对齐。

DDR 输入寄存器中的数据提供给两个寄存器: sync req h 和 sync req 1, 接下来这些 数据通常传输到 FIFO 模块中,以将这两个数据流同步到系统时钟的上升沿。由于读捕 获时钟是由 PLL 生成的, 因此读数据选通信号 (DQS 或 CQ) 在 Cyclone IV 器件中的读 操作过程中没有被使用。所以在这种情况下,后同步 (postamble) 就不是一个需要考 虑的问题。

Altera 公司 2010 年 12 月 Cyclone IV 器件手册,

### DDR 输出寄存器

专用的写 DDIO 模块在 DDR 输出和输出使能路径中实现。

图 7-8 显示了如何在 I/O 单元 (IOE) 寄存器中实现 Cyclone IV 专用的写 DDIO 模块。

图 7-8. Cyclone IV 专用写入 DDIO



这两个 DDR 输出寄存器位于 I/O 单元 (IOE) 模块中。通过 datain\_l 和 datain\_h 布线的两个串行数据流,在相同的时钟沿分别提供给 output register Ao 和 output register Bo。 output register Ao 的输出数据在时钟的下降沿被捕获,而 output register Bo 的输出数据在时钟的上升沿被捕获。所寄存的输出数据被公共时钟多路复用,从而以两倍的数据速率驱动 DDR 输出管脚。

DDR 输出使能路径有一个与 IOE 模块中 DDR 输出路径相类似的结构。第二个输出使能寄存器为 DDR 外部存储器接口中的 DQS 选通提供写前导 (write preamble)。这一低电平有效输出使能寄存器以半个时钟周期扩展了管脚的高阻抗状态,以提供外部存储器的 DQS 写前导 (write preamble) 时间规范。

要了解关于 Cyclone IV IOE 寄存器的详细信息,请参考 Cyclone IV Device I/O Features 章节。

图 7-9 显示了第二个输出使能寄存器如何在写操作期间以半个时钟周期来扩展 DQS 高阻抗状态。

图 7-9. 以半个时钟周期扩展 OE Disable, 以完成写传输 (1)



#### 图 7-9 注释:

(1) 图中的波形反映了软件仿真的结果。OE 信号在器件上是一个低有效信号。然而,Quartus II 软件将该信号作为高有效信号来实现,并且在  $A_{0E}$  寄存器 D 输入之前自动添加一个反向器。

### OCT 校准

Cyclone IV 器件在纵向及横向 I/O 块中支持校准后的片上系列终端 ( $R_S$  OCT)。如要使用校准后的 OCT, 则必须将 RUP 和 RDN 管脚用于每一个  $R_S$  OCT 控制模块(在器件的每侧各一个)。您可以使用任意一个 OCT 校准模块对采用同样的  $V_{CCIO}$  的对应侧的某种终端进行较准。



### **PLL**

当与外部存储器连接时,PLL用于生成存储器系统时钟、写时钟、捕捉时钟以及逻辑内核时钟。系统时钟生成 DQS 写信号、命令及地址。写时钟从系统时钟偏移 -90°,并在写操作期间生成 DQ信号。您可以使用 PLL 重配置功能来校准读捕捉相移,从而平衡建立和

保持裕量。

- PLL 在 ALTMEMPHY 宏功能中被例化。当例化 ALTMEMPHY 宏功能来连接外部存储器时,将使用 PLL 的所有输出。PLL 重配置在 ALTMEMPHY 宏功能中使用,以校准并跟踪读捕捉相位,从而保持最佳裕量。

Altera 公司 2010 年 12 月 Cyclone IV 器件手册, 卷 1

欲了解关于Cyclone IV PLL的详细信息,请参考Clock Networks and PLLs in Cyclone IV Devices 章节。

# 文档修订历史

表 7-3 列出了本章节的修订历史。

表 7-3. 文档修订历史

| 日期       | 版本   | 修订内容                                                |  |  |  |
|----------|------|-----------------------------------------------------|--|--|--|
| 2010年12月 | 2. 2 | ■ 针对 Quartus II 10.1 的发布进行的更新。                      |  |  |  |
|          |      | ■ 添加了 Cyclone IV E 新器件的封装信息。                        |  |  |  |
|          |      | ■ 更新了表 7-2。                                         |  |  |  |
|          |      | ● 少许的文本编辑。                                          |  |  |  |
| 2010年11月 | 2. 1 | 更新了"数据和数据时钟/选通管脚"部分。                                |  |  |  |
|          | 2. 0 | ■ 针对 Quartus II 9.1 SP1 的发布,添加了 Cyclone IV E 器件的信息。 |  |  |  |
| 9010年9日  |      | ■ 更新了表 7-1。                                         |  |  |  |
| 2010年2月  |      | ■ 添加了表 7-2。                                         |  |  |  |
|          |      | ■ 添加了图 7-5 和图 7-6。                                  |  |  |  |
| 2009年11月 | 1. 0 | 首次发布。                                               |  |  |  |